第6回 パルテノン研究会
1995年 4月 7日
於 / 豊洲センタービル
4月 7日
-
平成7年度パルテノン研究会 総会
-
第2回 ASICデザインコンテストの開催案内
- 発表(1)
Utama Andy (豊橋科学技術大学), 仲野巧(豊田工業高等専門学校), 塩見彰陸, 今井正治 (豊橋科学技術大学) :
SFL言語仕様の拡張とプリプロセッサの試作
- 発表(2)
井上英行, 大竹洋明, 山下拓, 白井克彦 (早稲田大学) :
PARTHENONを利用したATMチップの設計
- 発表(3)
岩田靖, 川又政征, 樋口龍雄 (東北大学) :
PARTHENONによる2次元状態空間ディジタルフィルタの高並列VLSIプロセッサ設計とその試作
- 発表(4)
田中忠 (NTT エレクトロニクステクノロジー) :
CMOSマルチプロジェクト・ゲートアレイの試作
- 発表(5)
東海林敏夫 (NTT 情報通信研究所), 森田年一, 平野茂伸, 水野一博 (貝SIシステムズ), 山下正秀 (NTT 情報通信研究所) :
大規模通信用LSIへのPARTHENON適用
【パルテノン研究会のページに戻る】